V 51 K 145814696900 sr4ce_rpm Y 0 D 0 0 850 1100 Z 0 i 44 N 31 J 580 480 2 J 730 480 1 S 1 2 L 720 480 10 0 9 0 1 0 Q3 N 30 J 730 600 1 J 580 600 2 J 610 600 5 J 610 520 3 J 430 520 3 J 430 480 3 J 460 480 2 S 3 1 L 720 600 10 0 9 0 1 0 Q2 S 6 7 S 6 5 S 5 4 S 4 3 S 2 3 N 41 J 460 820 2 J 460 700 2 J 460 460 2 J 370 460 3 J 460 580 2 J 370 580 5 J 370 700 5 J 370 820 5 J 120 820 1 S 8 1 S 7 2 S 4 3 S 4 6 S 6 5 S 6 7 S 7 8 S 9 8 L 150 820 10 0 9 0 1 0 CE N 39 J 120 440 1 J 460 560 2 J 460 440 2 J 390 440 5 J 390 560 5 J 460 800 2 J 390 800 3 J 390 680 5 J 460 680 2 S 1 4 L 140 440 10 0 9 0 1 0 C S 5 2 S 4 3 S 4 5 S 5 8 S 7 6 S 8 7 S 8 9 N 40 J 120 410 1 J 460 410 2 J 410 410 5 J 460 530 2 J 410 530 5 J 460 650 2 J 410 650 5 J 410 770 3 J 460 770 2 S 1 3 L 160 410 10 0 9 0 1 0 CLR S 3 2 S 3 5 S 5 4 S 5 7 S 7 6 S 7 8 S 8 9 N 32 J 730 840 1 J 580 840 2 J 610 840 5 J 610 760 3 J 430 760 3 J 430 720 3 J 460 720 2 S 3 1 L 720 840 10 0 9 0 1 0 Q0 S 6 7 S 6 5 S 5 4 S 4 3 S 2 3 N 34 J 460 840 2 J 120 840 1 S 2 1 L 160 840 10 0 9 0 1 0 SLI N 33 J 730 720 1 J 460 600 2 J 430 600 3 J 430 640 3 J 610 640 3 J 610 720 5 J 580 720 2 S 3 2 S 3 4 S 4 5 S 5 6 S 7 6 S 6 1 L 720 720 10 0 9 0 1 0 Q1 T 770 130 20 0 3 JRG Q 14 0 0 T 710 50 10 0 9 1 T 700 30 10 0 3 A T 750 100 10 0 9 VIRTEX Family SR4CE Macro T 30 30 10 0 3 Copyright (c) 1993, Xilinx Inc. T 30 40 10 0 3 drawn by KS T 630 80 10 0 9 4-bit Serial-In Parallel-Out T 630 50 10 0 9 11th November 2003 I 37 virtex2p:FDCE 1 460 760 0 1 ' A 525 770 10 0 3 1 RLOC=X0Y1 L 570 805 10 0 9 0 1 0 Q0 C 32 2 4 0 C 34 1 1 0 C 40 9 6 0 C 41 1 2 0 C 39 6 3 0 I 36 virtex2p:FDCE 1 460 640 0 1 ' A 525 650 10 0 3 1 RLOC=X0Y1 L 570 685 10 0 9 0 1 0 Q1 C 33 7 4 0 C 32 7 1 0 C 40 6 6 0 C 41 2 2 0 C 39 9 3 0 I 38 virtex2p:FDCE 1 460 520 0 1 ' A 525 530 10 0 3 1 RLOC=X0Y0 L 570 565 10 0 9 0 1 0 Q2 C 30 2 4 0 C 33 2 1 0 C 40 4 6 0 C 41 5 2 0 C 39 2 3 0 I 35 virtex2p:FDCE 1 460 400 0 1 ' A 525 410 10 0 3 1 RLOC=X0Y0 L 570 445 10 0 9 0 1 0 Q3 C 39 3 3 0 C 41 3 2 0 C 40 2 6 0 C 30 7 1 0 C 31 1 4 0 I 42 virtex2p:ASHEETP 1 410 0 0 1 ' T 670 70 10 0 9 Shift Register w/ Enable and Synch Reset, inverted RPM E