V 51 K 410099847900 sr8e_one Y 0 D 0 0 1700 1100 Z 1 i 44 I 42 virtex:FDCE 1 970 490 0 1 ' L 1070 500 10 0 9 0 1 0 Q6 C 31 11 3 0 C 32 15 2 0 C 30 6 6 0 C 36 8 1 0 C 36 51 4 0 I 41 virtex:FDCE 1 520 490 0 1 ' L 620 500 10 0 9 0 1 0 Q2 C 31 8 3 0 C 32 4 2 0 C 30 9 6 0 C 36 36 1 0 C 36 29 4 0 I 39 virtex:FDCE 1 520 610 0 1 ' L 620 620 10 0 9 0 1 0 Q1 C 31 6 3 0 C 32 8 2 0 C 30 10 6 0 C 36 22 1 0 C 36 40 4 0 I 37 virtex:FDCE 1 970 610 0 1 ' L 1070 620 10 0 9 0 1 0 Q5 C 31 12 3 0 C 32 13 2 0 C 30 4 6 0 C 36 15 1 0 C 36 12 4 0 I 34 virtex:FDCE 1 520 370 0 1 ' L 620 380 10 0 9 0 1 0 Q3 C 36 27 4 0 C 36 30 1 0 C 30 15 6 0 C 32 3 2 0 C 31 3 3 0 I 33 virtex:FDCE 1 970 370 0 1 ' L 1070 380 10 0 9 0 1 0 Q7 C 36 6 4 0 C 36 2 1 0 C 30 3 6 0 C 32 12 2 0 C 31 15 3 0 N 35 J 180 810 1 J 520 810 2 S 1 2 L 220 810 10 0 9 0 1 0 SLI N 32 J 970 800 2 J 880 800 3 J 520 430 2 J 520 550 2 J 180 790 1 J 520 790 2 J 430 790 5 J 520 670 2 J 430 670 5 J 430 550 5 J 430 430 5 J 970 430 2 J 970 670 2 J 880 670 5 J 970 550 2 J 880 550 5 J 880 430 5 J 880 360 3 J 430 360 3 S 2 1 S 14 2 S 19 18 S 18 17 S 17 16 S 16 15 S 16 14 S 14 13 S 17 12 S 19 11 S 11 10 S 10 9 S 9 8 S 9 7 S 7 6 S 5 7 L 210 790 10 0 9 0 1 0 CE S 10 4 S 11 3 N 31 J 970 780 2 J 900 780 3 J 520 410 2 J 520 770 2 J 450 770 3 J 520 650 2 J 450 650 5 J 520 530 2 J 450 530 5 J 450 410 5 J 970 530 2 J 970 650 2 J 900 650 5 J 900 530 5 J 970 410 2 J 900 410 5 J 900 340 3 J 450 340 5 J 180 340 1 S 2 1 S 13 2 S 19 18 L 200 340 10 0 9 0 1 0 C S 18 17 S 17 16 S 16 15 S 16 14 S 14 13 S 13 12 S 14 11 S 18 10 S 10 9 S 9 8 S 9 7 S 7 6 S 7 5 S 5 4 S 10 3 I 44 virtex:FDPE 1 520 730 0 1 ' L 605 740 10 0 3 0 1 0 Q0 C 36 21 4 0 C 30 11 14 0 C 35 2 1 0 C 32 6 2 0 C 31 4 3 0 N 30 J 970 750 2 J 920 750 3 J 970 380 2 J 970 620 2 J 920 620 5 J 970 500 2 J 920 500 5 J 920 380 5 J 520 500 2 J 520 620 2 J 520 840 2 J 470 840 3 J 470 620 5 J 470 500 5 J 520 380 2 J 470 380 5 J 180 320 1 J 470 320 5 J 920 320 3 S 2 1 S 5 2 S 18 19 S 17 18 L 220 320 10 0 9 0 1 0 CLR S 18 16 S 16 15 S 16 14 S 14 13 S 13 12 S 13 10 S 14 9 S 19 8 S 8 7 S 7 6 S 7 5 S 5 4 S 8 3 S 12 11 I 38 virtex:FDCE 1 970 740 0 1 ' L 1070 750 10 0 9 0 1 0 Q4 C 31 1 3 0 C 32 1 2 0 C 30 1 6 0 C 36 1 1 0 C 36 14 4 0 N 36 J 970 820 2 J 970 450 2 J 940 450 3 J 940 490 3 J 1120 490 3 J 1090 450 2 J 1240 450 9 J 970 570 2 J 940 570 3 J 940 610 3 J 1120 610 3 J 1090 690 2 J 1120 690 5 J 1090 820 2 J 970 690 2 J 940 690 3 J 940 730 3 J 1120 730 3 J 1120 820 5 J 1460 870 7 J 640 810 2 J 520 690 2 J 490 690 3 J 490 730 3 J 670 730 3 J 670 810 5 J 640 450 2 J 790 450 9 J 640 570 2 J 520 450 2 J 490 450 3 J 490 490 3 J 670 490 3 J 670 570 5 J 790 570 11 J 520 570 2 J 490 570 3 J 490 610 3 J 670 610 3 J 640 690 2 J 670 690 5 J 790 690 11 J 790 810 11 J 790 820 11 J 790 870 9 J 1240 870 11 J 1240 820 11 J 1240 690 11 J 1240 570 11 J 1120 570 5 J 1090 570 2 S 44 1 L 830 820 10 0 9 0 1 0 Q3 S 6 7 L 1230 450 10 0 9 0 1 0 Q7 S 3 2 S 3 4 S 4 5 S 5 50 B 7 49 S 9 8 S 9 10 S 10 11 S 11 13 S 12 13 S 13 48 L 1220 690 10 0 9 0 1 0 Q5 S 16 15 S 16 17 S 17 18 S 18 19 S 21 26 S 23 22 S 23 24 S 24 25 S 25 26 S 26 43 L 770 810 10 0 9 0 1 0 Q0 S 27 28 L 770 450 10 0 9 0 1 0 Q3 B 28 35 S 29 34 S 31 30 S 31 32 S 32 33 S 33 34 S 34 35 L 770 570 10 0 9 0 1 0 Q2 B 35 42 S 37 36 S 37 38 S 38 39 S 39 41 S 40 41 S 41 42 L 770 690 10 0 9 0 1 0 Q1 B 42 43 B 43 44 B 44 45 B 47 46 B 48 47 B 49 48 S 50 49 L 1230 570 10 0 9 0 1 0 Q6 S 51 50 B 46 20 L 1460 880 10 0 9 0 1 0 Q[7:0] S 19 47 L 1220 820 10 0 9 0 1 0 Q4 S 14 19 B 45 46 I 43 virtex:BSHEETL 1 1260 0 0 1 ' T 1580 0 25 0 3 Page 39 Q 11 0 0 T 1605 75 30 0 3 JRG Q 14 0 0 T 1315 50 10 0 3 7th August 2001 T 1550 30 10 0 3 A T 1560 50 10 0 9 1 T 30 30 10 0 3 Copyright (c) 1993, Xilinx Inc. T 30 40 10 0 3 drawn by KS T 1465 100 10 0 9 VIRTEX Family SR8CE Macro T 1525 70 10 0 9 Shift Register w/ Enable, loads a single one on Async Clr T 1455 80 10 0 9 8-bit Serial-In Parallel-Out E