V 51 K 7468887480 tst1 Y 0 D 0 0 1700 1100 Z 1 i 4560 N 4554 J 485 775 1 J 525 775 2 S 1 2 L 495 775 10 0 3 0 1 0 CTRL N 4555 J 525 755 2 J 485 755 1 S 2 1 L 495 755 10 0 3 0 1 0 EN N 4547 J 525 720 2 J 465 720 1 S 2 1 L 470 720 10 0 3 0 1 0 I0BUS20 N 4549 J 525 680 2 J 485 680 1 S 2 1 L 495 680 10 0 3 0 1 0 CTRL N 4550 J 485 660 1 J 525 660 2 S 1 2 L 495 660 10 0 3 0 1 0 EN N 4551 J 465 700 1 J 525 700 2 S 1 2 L 470 700 10 0 3 0 1 0 I1BUS20 N 4542 J 465 625 1 J 525 625 2 S 1 2 L 470 625 10 0 3 0 1 0 I0BUS19 N 4544 J 485 585 1 J 525 585 2 S 1 2 L 495 585 10 0 3 0 1 0 CTRL N 4545 J 525 565 2 J 485 565 1 S 2 1 L 495 565 10 0 3 0 1 0 EN N 4546 J 525 605 2 J 465 605 1 S 2 1 L 470 605 10 0 3 0 1 0 I1BUS19 N 4538 J 485 470 1 J 525 470 2 S 1 2 L 495 470 10 0 3 0 1 0 EN N 4539 J 525 490 2 J 485 490 1 S 2 1 L 495 490 10 0 3 0 1 0 CTRL N 4509 J 375 400 7 J 445 400 8 B 1 2 L 385 405 12 0 3 0 1 0 I1BUS[17:9] N 4510 J 375 430 7 J 445 430 8 B 1 2 L 385 435 12 0 3 0 1 0 I0BUS[17:9] N 4504 J 375 270 7 J 445 270 8 B 1 2 L 385 275 12 0 3 0 1 0 I0BUS[8:0] N 4506 J 405 195 1 J 445 195 2 S 1 2 L 415 195 10 0 3 0 1 0 EN N 4507 J 445 215 2 J 405 215 1 S 2 1 L 415 215 10 0 3 0 1 0 CTRL N 4508 J 375 240 7 J 445 240 8 B 1 2 L 385 245 12 0 3 0 1 0 I1BUS[8:0] I 111 PAGE 1 0 0 0 1 ' T 616 -2 20 0 3 CMS CSC Electronics Q 11 0 0 T 1144 30 25 0 3 JRG Q 11 0 0 T 616 18 20 0 3 Virtex MUX logic Q 11 0 0 T 1530 30 25 0 3 ? Q 11 0 0 T 1632 1 25 0 3 ? Q 11 0 0 T 1290 35 25 0 3 ? Q 11 0 0 U 1510 0 20 0 9 3 @NAME=MUX2_22B U 1550 0 20 0 3 3 @SHEET=1 U 1310 5 20 0 9 3 @DATETIME=12-5-2006_16:04 I 4505 MUX2_9B 1 445 190 0 1 ' C 4503 10 35 0 C 4508 2 59 0 C 4504 2 58 0 C 4506 2 28 0 C 4507 1 50 0 N 4462 J 405 375 1 J 445 375 2 S 1 2 L 415 375 10 0 3 0 1 0 CTRL N 4463 J 445 355 2 J 405 355 1 S 2 1 L 415 355 10 0 3 0 1 0 EN I 4499 MUX2_9B 1 445 350 0 1 ' C 4462 2 50 0 C 4463 1 28 0 C 4510 2 58 0 C 4509 2 59 0 C 4503 9 35 0 I 4553 virtex2p:M2_1E 1 525 745 0 1 ' C 4554 2 3 0 C 4555 1 1 0 C 4503 1 2 0 C 4552 2 4 0 C 4556 1 5 0 I 4548 virtex2p:M2_1E 1 525 650 0 1 ' C 4551 2 5 0 C 4547 1 4 0 C 4503 3 2 0 C 4550 2 1 0 C 4549 1 3 0 I 4543 virtex2p:M2_1E 1 525 555 0 1 ' C 4544 2 3 0 C 4545 1 1 0 C 4503 5 2 0 C 4542 2 4 0 C 4546 1 5 0 I 4537 virtex2p:M2_1E 1 525 460 0 1 ' C 4541 2 5 0 C 4540 1 4 0 C 4503 7 2 0 C 4538 2 1 0 C 4539 1 3 0 N 4503 J 625 805 2 J 705 805 11 J 625 710 2 J 705 710 11 J 625 615 2 J 705 615 11 J 625 520 2 J 705 520 11 J 595 400 8 J 595 240 8 J 705 240 9 J 705 400 11 J 705 875 9 J 830 875 7 S 1 2 L 650 805 10 0 3 0 1 0 Q21 B 4 2 S 3 4 L 650 710 10 0 3 0 1 0 Q20 B 6 4 S 5 6 L 650 615 10 0 3 0 1 0 Q19 B 8 6 B 12 8 B 11 12 B 2 13 B 13 14 L 765 880 20 0 3 0 1 0 Q[21:0] B 10 11 L 630 245 20 0 3 0 1 0 Q[8:0] B 9 12 L 630 405 20 0 3 0 1 0 Q[17:9] S 7 8 L 650 520 10 0 3 0 1 0 Q18 N 4540 J 525 530 2 J 465 530 1 S 2 1 L 470 530 10 0 3 0 1 0 I0BUS18 N 4541 J 465 510 1 J 525 510 2 S 1 2 L 470 510 10 0 3 0 1 0 I1BUS18 N 4556 J 525 795 2 J 465 795 1 S 2 1 L 470 795 10 0 3 0 1 0 I1BUS21 N 4552 J 465 815 1 J 525 815 2 S 1 2 L 470 815 10 0 3 0 1 0 I0BUS21 N 4426 J 185 880 7 J 40 890 7 J 115 890 9 J 115 880 11 J 115 855 9 J 185 855 7 B 4 1 L 125 885 12 0 3 0 1 0 I1BUS[17:9] B 2 3 L 35 895 12 0 3 0 1 0 I1BUS[21:0] B 4 3 B 5 4 B 5 6 L 125 860 12 0 3 0 1 0 I1BUS[8:0] N 4427 J 190 1020 7 J 120 1020 9 J 190 1045 7 J 120 1045 11 J 120 1055 9 J 45 1055 7 B 2 1 L 130 1025 12 0 3 0 1 0 I0BUS[8:0] B 2 4 B 4 3 L 130 1050 12 0 3 0 1 0 I0BUS[17:9] B 4 5 B 6 5 L 40 1060 12 0 3 0 1 0 I0BUS[21:0] T 616 38 20 0 3 22-bit MUX for 2 22-bit Inputs, w/Enable Q 11 0 0 E