V 51 K 250961067300 obuft18 Y 0 D 0 0 850 1100 Z 0 i 161 I 151 virtex:OR2 1 370 640 0 1 ' C 126 3 10 0 C 124 3 9 0 C 47 3 7 0 I 152 virtex:OR2 1 370 600 0 1 ' C 47 22 7 0 C 124 22 9 0 C 126 1 10 0 I 149 virtex:OR2 1 370 720 0 1 ' C 47 17 7 0 C 124 17 9 0 C 126 7 10 0 I 150 virtex:OR2 1 370 680 0 1 ' C 126 5 10 0 C 124 4 9 0 C 47 4 7 0 I 147 virtex:OR2 1 370 800 0 1 ' C 126 11 10 0 C 124 6 9 0 C 47 6 7 0 I 148 virtex:OR2 1 370 760 0 1 ' C 47 5 7 0 C 124 5 9 0 C 126 9 10 0 I 145 virtex:OR2 1 370 880 0 1 ' C 47 11 7 0 C 124 11 9 0 C 126 15 10 0 I 146 virtex:OR2 1 370 840 0 1 ' C 126 13 10 0 C 124 13 9 0 C 47 13 7 0 I 144 virtex:OR2 1 370 920 0 1 ' C 47 9 7 0 C 124 9 9 0 C 126 17 10 0 I 143 virtex:OR2 1 370 960 0 1 ' C 126 19 10 0 C 124 7 9 0 C 47 7 7 0 T 745 65 30 0 3 JRG Q 14 0 0 T 710 50 10 0 9 1 T 700 30 10 0 3 A T 30 30 10 0 3 Copyright (c) 1993, Xilinx Inc. T 30 40 10 0 3 drawn by KS T 640 50 10 0 9 27th December 2001 N 124 J 170 215 7 J 300 215 9 J 370 680 2 J 370 720 2 J 370 800 2 J 370 840 2 J 370 1000 2 J 300 1000 9 J 370 960 2 J 300 960 11 J 370 920 2 J 300 920 11 J 370 880 2 J 300 880 11 J 300 840 11 J 300 800 11 J 370 760 2 J 300 760 11 J 300 720 11 J 300 680 11 J 300 640 11 J 370 640 2 B 1 2 L 170 225 20 0 3 0 1 0 A[9:0] B 2 21 S 20 3 L 310 680 10 0 3 0 1 0 A8 S 19 4 L 310 720 10 0 3 0 1 0 A7 S 16 5 L 310 800 10 0 3 0 1 0 A5 S 15 6 L 310 840 10 0 3 0 1 0 A4 S 8 7 L 310 1000 10 0 3 0 1 0 A0 B 10 8 S 10 9 L 310 960 10 0 3 0 1 0 A1 B 12 10 S 12 11 L 310 920 10 0 3 0 1 0 A2 B 14 12 S 14 13 L 310 880 10 0 3 0 1 0 A3 B 15 14 B 16 15 B 18 16 S 18 17 L 310 760 10 0 3 0 1 0 A6 B 19 18 B 20 19 B 21 20 S 21 22 L 310 640 10 0 3 0 1 0 A9 N 47 J 170 265 7 J 240 265 9 J 370 660 2 J 370 700 2 J 370 780 2 J 370 820 2 J 370 980 2 J 240 980 9 J 370 940 2 J 240 940 11 J 370 900 2 J 240 900 11 J 370 860 2 J 240 860 11 J 240 820 11 J 240 780 11 J 370 740 2 J 240 740 11 J 240 700 11 J 240 660 11 J 240 620 11 J 370 620 2 B 1 2 L 170 275 20 0 3 0 1 0 B[9:0] B 2 21 S 20 3 L 250 660 10 0 3 0 1 0 B8 S 19 4 L 250 700 10 0 3 0 1 0 B7 S 16 5 L 250 780 10 0 3 0 1 0 B5 S 15 6 L 250 820 10 0 3 0 1 0 B4 S 8 7 L 250 980 10 0 3 0 1 0 B0 B 10 8 S 10 9 L 250 940 10 0 3 0 1 0 B1 B 12 10 S 12 11 L 250 900 10 0 3 0 1 0 B2 B 14 12 S 14 13 L 250 860 10 0 3 0 1 0 B3 B 15 14 B 16 15 B 18 16 S 18 17 L 250 740 10 0 3 0 1 0 B6 B 19 18 B 20 19 B 21 20 S 21 22 L 250 620 10 0 3 0 1 0 B9 N 126 J 450 630 2 J 530 630 9 J 450 670 2 J 530 670 11 J 450 710 2 J 530 710 11 J 450 750 2 J 530 750 11 J 450 790 2 J 530 790 11 J 450 830 2 J 530 830 11 J 450 870 2 J 530 870 11 J 450 910 2 J 530 910 11 J 450 950 2 J 530 950 11 J 450 990 2 J 530 990 11 J 530 1005 9 J 635 1005 7 S 1 2 L 490 630 10 0 3 0 1 0 O9 B 2 4 S 3 4 L 490 670 10 0 3 0 1 0 O8 B 4 6 S 5 6 L 490 710 10 0 3 0 1 0 O7 B 6 8 S 7 8 L 490 750 10 0 3 0 1 0 O6 B 8 10 S 9 10 L 490 790 10 0 3 0 1 0 O5 B 10 12 S 11 12 L 490 830 10 0 3 0 1 0 O4 B 12 14 S 13 14 L 490 870 10 0 3 0 1 0 O3 B 14 16 S 15 16 L 490 910 10 0 3 0 1 0 O2 B 16 18 S 17 18 L 490 950 10 0 3 0 1 0 O1 B 18 20 S 19 20 L 490 990 10 0 3 0 1 0 O0 B 20 21 B 21 22 L 555 1010 20 0 3 0 1 0 O[9:0] I 48 virtex:ASHEETP 1 410 0 0 1 ' T 590 80 10 0 9 10-OR2 Bus Gate T 610 100 10 0 9 VIRTEX Family 10-OR2 Macro E